САПР

Системы автоматизированного проектирования, используемые для создания цифровых устройств на базе программируемой логики. Описание работы в Altera Quartus II, Xilinx ISE и др.

Перечень тем, выносимых на вступительный экзамен в магистратуру по дисциплине «Основы проектирования ЭА на ПЛИС-1/2»

Темы, выносимые на вступительный экзамен в магистратуру по дисциплине Основы проектирования ЭА на ПЛИС-1/2 Методология проектирования цифровых устройств на языках HDL Цифровые устройства. [...]

Создание reusable-code на Verilog

Написание многократно используемого кода при проектировании цифровых устройств на Verilog Введение в reusable-code На заре развития полупроводниковых технологий предельно сложными считались микросхемы вроде [...]

Цифровой автомат на Verilog

Цифровой автомат на Verilog с использованием подхода многократно используемого кода Данная статья является иллюстрацией к статье о применении многократно используемого кода при программировании [...]

ALU на Verilog

Простое арифметико-логическое устройство (ALU) на Verilog Задание. Спроектировать арифметико-логическое устройство с восьмиразрядным входом данных, выполняющее следующие операции: not(А+В), not(А*В), А+В+1, (А + notВ)+1. Начнем [...]

TestBench в Verilog

Для чего надо писать Тест Бенчи при программировании на Верилог HDL язык Verilog предоставляет разработчику на выбор множество различных вариантов решения поставленных задач [...]

ЛР7 > Исследование многофункциональных устройств

Основы Verilog: курс лабораторных работ Тема: Разработка многофункциональных цифровых устройств на Verilog – мультиплексор, дешифратор семисегментного индикатора, буферный элемент с тремя состояниями, триггер, [...]

ЛР5 > Язык Verilog: Исследование арифметических устройств

Тема: Краткие теоретические сведения по языку Verilog (продолжение) – иерархия проекта, подключение модулей, блокирующее и неблокирующее присваивание, системные функции, построение арифметических устройств. 1. [...]